Действуют одновременно

Нагрузочный резистор Ra в катодном повторителе ( 6.14) включен в цепь катода лампы, поэтому фаза выходного напряжения не инвертируется, как в обычном усилителе с нагрузкой в цепи анода, а соответствует фазе входного напряжения. Между сеткой и катодом лампы катодного повторителя действуют напряжения г/вх и —«вых-

При этом токи в линиях связи отсутствуют и положение сельсинов оказывается согласованным (угол рассогласования 0 = Оц — Оп = 0). При рассогласовании роторов сельсинов, при о^ — о,, <с 0 или осц — а„ > 0, равновесие соответствующих одноименных ЭДС в фазах обмоток синхронизации датчика и приемника нарушается и между одноименными зажимами их обмоток синхронизации действуют напряжения, равные разности ЭДС, соответствующих фаз СД и СП:

и обличаются только знаками. В этом случае напряжение на выходе УВЫХЗ = К (?/вх2 — L/BXI) равно усиленной разности входных напряжений. В такой схеме включения усилитель — дифференциальный, поскольку он различает и усиливает только разность входных напряжений, исключая из них одинаковые составляющие. Это важное свойство дифференциального усилителя широко используется как для сигналов постоянного, так и переменного токов. Однако на переменном токе дифференциальный усилитель исключает только синфазные составляющие, имеющие одинаковые амплитуды и фазы. В частности, если на входах усилителя действуют напряжения сигналов (/зх i = йг -f- Ua; UK* 2 —

тают в линейных режимах, в которых в отсутствие ВХОДНБХХ сигналов в активных элементах протекают токи и действуют напряжения, примерно равные половине от максимальных. Вследствие этого к. п. д. обычных усилителей не превышает 30—40 % (при максимально возможном 50 %). В то же время, если в отсутствие входного управляющего сигнала через активные элементы не будут протекать токи, то к. п. д. можно существенно повысить. Наиболее просто это достигается использованием двухтактных (двухканальных) усилителей, в которых раздельно усиливаются положительные и отрицательные полупериоды сигналов. В частности, на 52, а приведена упрощенная структурная схема двухтактного усилителя, в котором входной сигнал ?/вх2 разделяется диодами VD1 и VD2 (применение которых, вообще говоря, во многих случаях совсем не обязательно) на положительные U+ и отрицательные U_ составляющие ( 52, б). Эти составляющие раздельно усиливаются двумя усилителями /С0 с идентичными параметрами (запертыми и почти не потребляющими ток от источника питания в отсутствии сигналов) и подаются на общее сопротивление нагрузки RH> формируя суммарное выходное напряжение ?/вых 2.

ТТЛ-вариант конструктивного исполнения схемы ИЛИ-НЕ на биполярных транзисторах приведен на 99, в. Из рассмотрения рисунка видно, что схема объединяет в себе двухвходовый элемент ИЛИ ( 98, а) и инвертор НЕ (см. 96, б). Если на входах Л и В действуют напряжения логических 0, то переходы база—эмиттер транзисторов VT1 и VT4 открыты и через них протекает ток, минуя переходы база—коллектор. Вследствие этого заперты суммирующие транзисторы VT2 и VT3. Поэтому на базу транзистора VT5 через резистор R4 подается напряжение питания, полностью его отпирающее, в результате чего на выход Q поступает положительное напряжение, соответствующее логической 1. Транзистор VT6, включенный параллельно выходу Q, при этом заперт и тока не проводит, ибо на его базу не подается напряжение (с резистора R2). Если хотя бы на одном из входов А или В действует напряжение логической 1, один из суммирующих транзисторов VT2 или VT3 отпирается, напряжение в точке соединения их коллекторов резко падает, что приводит к запиранию транзистора VT5 и на вход перестает поступать положительное

Логические элементы И. Схема простейшего двухвходового элемента И на биполярных транзисторах приведена на 100, а, а на 100, б — диаграмма его работы. Элемент И называют иногда схемой совпадения, так как из диаграммы работы видно, что сигнал 1 на выходе появляется только в том случае, если на обоих входах А к В одновременно действуют напряжения логической 1. Поскольку транзисторы VT1 и VT2 соединены последовательно, то ток в цепи может протекать только в случае, если одновременно открыты оба транзистора. Если открыт только один из транзисторов, то ток протекать не будет

Более универсален элемент И-НЕ, позволяющий одновременно с операцией логического умножения выполнить и отрицание, тем более что в большинстве случаев это не усложняет схемы. Например, на 101, а приведен МОП-вариант схемы логического элемента И-НЕ. Транзистор VT1 используется вместо сопротивления нагрузки и постоянно открыт, ибо на его затвор подается напряжение в отпирающей полярности. Если на затворы транзисторов VT2 и VT3 поданы напряжения логического 0, то они заперты, тока не проводят и на выходе Q действует почти полное напряжение питания, т. е. напряжение логической 1. Если подается напряжение логической 1 только на один из входов А или В, то состояние схемы не изменяется и напряжение на выходе остается неизменным. Однако, если на оба входа действуют напряжения логических 1, то оба транзистора VT2 и VT3 отпираются, их внутреннее сопротивление уменьшается (до 500—1000 Ом) и напряжение на выходе Q также становится весьма малым, т. е. на выходе действует логический 0— в полном соответствии с таблицей истинности И-НЕ:

Счетчики могут считать не только в двоичной системе, но и в любой другой: троичной, пятиричной, десятичной и т. д. В частности, на 112, а приведена схема счетчика на три импульса, выполненная на основе JK-триггеров. В исходном положении триггеры находятся в нулевом состоянии: Qi = 0; Q2 == 0 (цепь установки счетчика в нуль не показана). Входы К. соединены между собой, и на них постоянно подается напряжение питания (через резистор с сопротивлением в 1 кОм — для ТТЛ-схем и непосредственно— для КМОП-схем), соответствующее 1. На вход J триггера ТТ./ также подается 1, поскольку он соединен с выходом Q2 = 1. Если на входе действует первый импульс, то по его окончании триггер ТТ/ переключается и на его выходе Ql появляется 1. На входе J триггера 112 в момент действия входного импульса был 0 (поскольку в это время Q1 = 0), и поэтому после его окончания триггер не переключился и на его выходе Q2 остался О, а на выходе Q2 — 1. Таким образом, в счетчик после окончания первого импульса записывалось число 01. В момент действия второго импульса на входах J и /( триггеров 111 и ТТ2 действуют напряжения логической /, поэтому после его окончания произойдет переключение обоих триггеров и на их прямых выходах Q2 и Q! появятся сигналы соответственно 1 и 0, т. е. в счетчик будет записано число 10, соответствующее числу 2 в десятичной системе. При этом на входе J триггера ТТ) действут 0, подаваемый с инверсного выхода триггера ТТ2, на входе J триггера ТТ2 также действует 0, поскольку Q! = 0. Поэтому после окончания третьего импульса на выходах будут действовать нули: Q2 — 0; Qi = О (соответствующие напряжениям логического 0 на их /-входах). Таким образом, в счетчике после первого импульса записано число 01; после второго — 10; после третьего — 00, т. е. счетчик

вернулся в исходное состояние после трех импульсов. Вполне очевидно, что этот счетчик может быть использован как делитель частоты на три. Для увеличения емкости счетчика число триггеров в нем необходимо увеличивать. В частности, для построения счетчика импульсов по модулю пять ( 112, б) необходимо применить три триггера. Для построения счетчика используются JK-триггеры (с двух-, трехвходовыми встроенными в них элементами И). На входы /С триггера 3 всегда подается напряжение +5 В, соответствующее 1. Пусть в исходном состоянии все триггеры находятся в нулевом состоянии: Q3 — Oj Q2 — 0; Qi = 0 (цепь установки нуля не показана). При этом на входах J, К триггера 1, соединенных с инверсным выходом Q3 = 1 последнего триггера, действуют напряжения логических 1; на входах «/, К. триггера 2 — 0; на входах Д триггера 3.— 1 (которая подается постоянно), а на каждом из входов J — 0. По окончании первого импульса ( 112, в) переключится лишь триггер 1 и на его выходе появится @г = 1. Второй импульс перепишет эту 1 на выход триггера 2 Q2 = 1 и переключит триггер / в состояние 0. Третий импульс опять переключит триггер / в состояние 1. При этом создадутся условия для переключения триггера 3, так как на входах J будут одновременно действовать 1, подаваемые с выходов триггеров 1 и 2. Поэтому после окончания четвертого импульса произойдет переключение всех трех триггеров: первый и второй вернутся в состояние 0, а третий переключится в состояние 1 (Q3 = 1). Вследствие этого на входы J, К. триггера 1 (соединенные с инверсным выходом Q3) будет подаваться 0 и после окончания пятого импульса изменит свое состояние — переключится в 0 только триггер 3 (так как на входе его встроенного элемента И действуют 0) и счетчик вернется в исходное состояние. Цикл работы счетчика выглядит так: в исходном состоянии показания 000, после первого импульса — 001; после второго 010; после третьего— 011; после четвертого—100; после пятого-—000.

Функциональная схема трехканального распределителя на двух Т-триггерах и трех схемах И ( 114, а) обеспечивает выдачу импульсов управления по трем каналам. Пусть в исходном положении триггеры 1 и 2 распределителя находятся в нулевом положении (Qi = О, Q2 = 0). По окончании первого импульса происходит переключение обоих триггеров, на их выходах появляются 1 и поэтому на выходе первой схемы И появляется 1. На входах второй и третьей схем И действуют напряжения 0 и 1, и поэтому на их выходах действуют 0. По окончании второго импульса переключается только триггер 1 и на выходе Qx появляется 0, а на выходе Qx — 1. При этом на обоих входах второй схемы И действуют 1 и поэтому на ее выходе также появляется 1.

Работа дешифратора ( 117, в) происходит так. Пусть, например, на входах 2° ... 2я действует двоичный сигнал 0101 (соответствующий числу 5 в десятичном коде), т.е. на входах действуют напряжения 23 ->- 0; 2*-+1; 21 -> 0 и 2°~+1. При этом только в пятой снизу схеме И на оба входа действуют напряжения логических 1 (они подаются от входов 2° и 2а, а также после инвертирования логических 0 — со всех остальных входов через соответствующие инверторы и дополнительные схемы И). Таким образом, 1 появится только на выходе 5, а на остальных выходах схем И будут действовать нулевые уровни (в соответствии о табл. 3).

Электродвигатели постоянного тока привода главных механизмов питаются обычно от генераторов постоянного тока. Во многих режимах работы буровой установки действуют одновременно несколько главных механизмов, в связи с чем необходимо наличие нескольких генераторов (обычно четыре—шесть генераторов) и большого количества силовой коммутационной аппаратуры. Тем не менее, такая система привода остается пока преобладающей.

1.6. На колебательный контур из предыдущей задачи воздействуют одновременно две периодические последовательности: одна с периодом 7\ (совпадающим с Т) и вторая с периодом Г2 ^ 7\. Каковы структура и спектральный состав возбуждаемых в контуре колебаний?

по второму ?7ВХ2 — инвертирующим полярность входного сигнала. В самом деле: если на первый вход действует импульс положительной полярности ?/uxi> то он создает почти такой же амплитуды положительный импульс на общем эмиттерном резисторе Ra (так как транзистор VT1 включен по схеме эмиттерного повторителя). Этот импульс (приложенный в полярности: плюс на эмиттер транзистора VT2, минус на его базу) приводит к уменьшению тока через транзистор VT2, вследствие чего его внутреннее сопротивление увеличивается и на выходе появляется импульс положительной полярности, усиленный примерно в /С0 = RJRa раз. Если импульс положительной полярности поступает на второй вход ?/вх2, то он вызывает увеличение тока через транзистор VT2, вследствие чего внутреннее сопротивление последнего снижается и напряжение на выходе уменьшается (т. е. появляется импульс отрицательной полярности с амплитудой примерно в К0 = — RK/RZ раз большей чем входной импульс t/BX2)- Если сигналы действуют одновременно на обоих входах, то на выходе появляется усиленный сигнал их разности: ?/Вых := ^о (f^uxi— ^вхг)-Таким образом, данный усилитель —• разностный (дифференциальный) и выдает на выход усиленный разностный сигнал (исключая тем самым одинаковые — синфазные — составляющие входных сигналов).

Поскольку оба сигнала действуют одновременно, на выходе действует суммарное напряжение 17ВЫХ s = /7ВЫХ 2 — t/вых i = == ^Bxa^za — ^BXI^SI- Если сопротивления масштабных резисторов попарно равны, т. е. Rl = R4 — R; R2 = R3 = KR, то коэффициенты усиления по обоим входам одинаковы:

По окончании третьего импульса переключаются триггеры 1 и 2, вследствие чего только на входах третьей схемы И одновременно действуют 1, а остальные схемы И закрыты. По окончании четвертого импульса переключается только триггер 1 и ни одна из схем И не срабатывает, поскольку ни на одной паре входов не действуют одновременно сигналы 1. Затем после паузы вновь следуют импульсы управления ( 114, б).

-как нами не учитывались остальные дестабилизирующие факторы (изменение обратного тока р — /г-перехода, коэффициента усиления по току транзисторов), которые действуют одновременно со сдвигом входных характеристик в ту же самую сторону. Емкость Сэ надо рассчитывать, исходя из двух условий:

Анализ только небольшой части характерных отказов МЭ и ИМ показывает сложность их выявления. Особенно сложно установить механизм отказа, представляющий собой динамический процесс с участием химических и физических агентов. Однако классифицировать химические и физические агенты сложно. Некоторые химические агенты часто действуют в качестве физических возбудителей и наоборот. Иногда же оба типа агентов действуют одновременно.

Упрощенная схема ферритовой матрицы для запоминания и воспроизведения 16 одноразрядных двоичных чисел представлена на 22.17. По каждой из шин х\, х2, хз, х4 и i/i, у2, уз, У* можно подавать импульсы тока /с/2, где /с — ток срабатывания (перемагничива-ния) ферритового кольца. Предположим, что по адресу х2у* надо записать «1», а по адресу х*у\ — «О». Тогда на шины х2 и у4 одновременно подают импульсы тока /с/2. Этого тока недостаточно для перемагничивания кольца, поэтому только одно из них, в котором шины х2 и 1/4 пересекаются, а импульсы тока действуют одновременно, намагнитится в прямом направлении и будет хранить «1». Если на шины jc4 и у\ одновременно подать отрицательные импульсы тока ( — /с/2), срабатывает только одно колечко на пересечении шин х4 и у\, которое намагнитится в обратном направлении и будет хранить информационный «О». Аналогичным образом записывают числа и в другие ячейки матрицы.

В самом деле, на 18-12 мы повернули ротор из его исходного положения на угол а ^> 0. Если бы при этом фаза тока 1г не изменилась, то волна м. д. с. ротора Flt следуя за осью его обмотки, тоже повернулась бы на угол а, относительно волны м. д. с. статора Fz. Но так как поток Фт набегает на обмотку ротора на угол а позже, чем на обмотку статора, то вектор тока /х смещается по фазе на угол — ос относительно того положения, которое он занимал при а = 0°. Таким образом, на положение м. д. с. F1 действуют одновременно два фактора — во-первых, поворот оси обмотки ротора на угол ее и, во-вторых, изменение фазы тока 1± на угол — ос. В результате взаимной компенсации обоих факторов положение волны м. д. с. ротора F! относительно волны м. д. с. Fa остается тем же, что и при а = 0.

Для RS-трштера существует запретная комбинация входных сигналов. Триггер теряет свойства (его состояние становится неопределенным) при одновременной подаче на входы R и S уровня логической 1. Если отпирающие импульсы действуют одновременно, то триггер оказывается временно в симметричном состоянии, из которого он может выйти равновероятно в любое из двух устойчивых состояний. Таким образом, результат неоднозначный, что недопустимо.

Для увеличения вращающего момента на статоре делаются не два полюса, а столько же, сколько и на роторе. Тогда силы магнитного притяжения действуют одновременно между всеми полюсами. Обычно такие двигатели выполняются на небольшие скорости вращения; только в этом случае удается обеспечить равномерность вращения. Подобные двигатели применялись для электропроигрывателей мощностью 0,8 вт при скорости вращения 78 об/мин.



Похожие определения:
Диаграмма называется
Диаграмма преобразования
Диаграмма состояния
Диаграмме состояния
Диаграмму направленности
Диапазоны измеряемых
Диапазона измерений

Яндекс.Метрика